Low Power Computer Arithmetics (Seminar)


Dem Energiebedarf von Vorgängen der Datenverarbeitung, insbesondere in mobilen Geräten und eingebetteten Systemen, wird zunehmend Beachtung geschenkt. In praktisch allen Computersystemen sind Verarbeitungseinheiten der Rechnerarithmetik enthalten, und häufig ist deren Betrieb für einen erheblichen Anteil des Gesamtenergiebedarfs ursächlich. In einem Streifzug durch das Gebiet der Rechnerarithmetik sollen daher in diesem Seminar folgende energiebezogenen Themen behandelt werden:

A High-Speed Small RSA Encryption LSI with Low Power Dissipation
Design of High-Speed Low-Power Parallel-Prefix VLSI Adders
Energy Efficient Adiabatic Multiplier-Accumulator Design
Energy-Delay Estimation Technique for High-Performance Microprocessor VLSI Adders
Low-Power Division: Comparison among implementations of radix 4, 8 and 16
Low-power Properties of the Logarithmic Number System
LPVIP: A Low-Power ROM-Less ALU for Low-Precision LNS
Minimizing the Power Consumption of an Asynchronous Multiplier
Power Aware Dividers in FPGA
Reducing Switching Activity of Subtraction via Variable Truncation of the Most-Significant Bits
Ultra Low Power CORDIC Processor for Wireless Communication Algorithms

Das Seminar richtet sich vorrangig an Studierende im Hauptstudium Informatik (Diplom oder Lehramt an Gymnasien) bzw. Bioinformatik. Für modularisierte Studiengänge läuft das Seminar formal unter der Bezeichnung "Seminar Rechnerarchitektur", Modulnummer CS-RA-SemRA-08.